FüR 9K FPGA Gaoyun GW1NR-9 RISC-V RV -Kompatibles Entwicklungsboard + 1,19436
1. Für Tang Nano 9K handelt es sich um ein kompaktes Entwicklungsboard, das auf dem Gowin GW1NR-9 FPGA-Chip basiert.
2. Der -kompatible Anschluss, der RGB-Schnittstellenbildschirmanschluss, der SPI-Bildschirmanschluss, SPI FLASH und 6 ermöglichen Benutzern eine einfache und schnelle FPGA-Verifizierung, RISC-V-Softcore-Verifizierung und funktionale Prototypenverifizierung.
3. Die 8640 LUT4-Logikeinheit von GW1NR-9 kann nicht nur zum Entwerfen verschiedener komplexer Logikschaltungen verwendet werden, sondern kann auch einen vollständigen PicoRV-Softcore ausführen, der die verschiedenen Anforderungen der Benutzer zum Erlernen von FPGA, Verifizieren von Softcore und In erfüllt -Tiefendesign.
4. Für Tang Nano 9K wird mit Gowin Yunyuan Software IDE entwickelt. Es unterstützt die allgemeine Hardware-Beschreibungssprache und kann verwandte Arbeiten wie das Aufrufen von IP-Cores, Codesynthese, Platzierung und Routing sowie die Generierung von Bitstream-Dateien im FPGA-Entwicklungsprozess schnell realisieren.
5. Der integrierte BL702-Chip für das Tang Nano9K-Entwicklungsboard bietet USB-JTAG-Download- und USB-UART-Debugging-Funktionen für GW1NR-9. Benutzer müssen nur das USB-C-Kabel verwenden, um das Entwicklungsboard mit dem Computer zu verbinden, um den Download-Vorgang abzuschließen, ohne einen zusätzlichen Downloader und umständliche Verkabelung kaufen zu müssen.

Kernkonfiguration:
Logical Units (LUT4): 8640
Register (FF): 6480
Verteilter statischer Direktzugriffsspeicher SSRAM (Bits): 17280
Block statischer Direktzugriffsspeicher B- SRAM (Bits): 468 KB
Die Anzahl der statischen Blockspeicher mit wahlfreiem Zugriff BSRAM (Stk.): 26
Benutzer-Flash-Speicher (Bits): 608 KB
PSRAM (Bits): 64 MB
Hochleistungs-DSP-Modul: unterstützt 9 x 9, 18 x 18, 36 x 36 Bit Multiplikation und 54 Bit Akkumulator PLL